| .应用于局部放电检测的高速实时数据传输系统的设计与实现[J].电气自动化,2011,(2): |
| 应用于局部放电检测的高速实时数据传输系统的设计与实现 |
| Design and Realization of a High-speed and Real-time Data Transmission System Used for Partial Discharging Detection |
| |
| DOI: |
| 中文关键词: 局部放电 数据传输 数据采集 FPGA DDR-SDRAM |
| 英文关键词: |
| 基金项目: |
|
|
| 摘要点击次数: 3400 |
| 全文下载次数: 45 |
| 中文摘要: |
| 通过在FPGA中实现高速FIFO及DDR-SDRAM控制器,设计并实现了一种基于FPGA的高速实时数据传输系统.该系统可实现200MB/S的数据传输速率,解决了高速数据采集系统中数据传输速率受限的问题,完全满足对各种局部放电信号的检测要求. |
| 英文摘要: |
| |
| 查看全文 查看/发表评论 下载PDF阅读器 |
| 关闭 |
|
|
|